Cours de VHDL #7. Process et systèmes combinatoires

Sdílet
Vložit
  • čas přidán 29. 08. 2024

Komentáře • 18

  • @studiowe
    @studiowe Před 7 měsíci

    Merci pour ses vidéos qui sont très intéressantes et très très bien expliquuées

  • @MrRapacce
    @MrRapacce Před 2 lety +3

    un grand merci pour ses vidéos .elles sont extrêmement rares dans le milieu francophone et en plus on a accès a un cour sur vhdl très bien expliqué. 👍👍

  • @imanebd1327
    @imanebd1327 Před 3 lety +2

    Merci infiniment pour cette formation en VHDL {J'ai vu tous les vidéos de 1 => 7} , tellement intéressants, merci encore une fois

  • @soumiasamane8111
    @soumiasamane8111 Před 2 lety +1

    un grand merci !!!

  • @ahmedb2559
    @ahmedb2559 Před 3 lety +1

    Merci !

  • @jfmahe1407
    @jfmahe1407 Před 4 lety +1

    Merci.

    • @rawanorawane2309
      @rawanorawane2309 Před 4 lety

      J'ai un programme de registre de 4 bit à Decalage a droite avec reste asynchrone mais j'arrive pas à comprendre pour quoi en utilisant le package arithmétique ?!

  • @abderezakabidi4510
    @abderezakabidi4510 Před 3 lety +1

    très bien expliqué, j'ai une question sur la différence entre un code synthétisable et non synthétisable?
    merci

    • @EricPeronnin
      @EricPeronnin  Před 3 lety +2

      Non synthétisable signifie que la description ne peut pas transformer en un système combinatoire ou séquentiel qui peut ensuite être intégré dans le composant programmable.
      Dans le composant programmable, vous disposez de portes logiques de mémoires (pour faire simple). Une description synthétisable doit donc pouvoir être finalement décrite par des équations et des mémorisations.
      Dans un banc de test, on utilise des instructions de type wait for 100 ns;
      C'est typiquement un exemple de ligne qui n'est pas synthétisable. Il n'existe pas d'élément pouvant la traiter. En revanche, un simulateur peut tout fait prendre en charge une tel ligne de code.

    • @abderezakabidi4510
      @abderezakabidi4510 Před 3 lety

      @@EricPeronnin très bien expliqué, merci pour votre réponse professeur.

  • @jaouadansar6200
    @jaouadansar6200 Před 4 lety

    bonjour j besoin de faire une conception d un banc de test pour le boundary scan et j ai une carte fpga altera cyclone IV E et je veux utiliser cette carte comme un banc

  • @thierrycalvet7928
    @thierrycalvet7928 Před 4 lety

    Bonjour,
    Faut-il déclarer selection comme un vecteur ?

    • @EricPeronnin
      @EricPeronnin  Před 4 lety

      Bonsoir,
      oui bien sûr. Comme vous pouvez le constater dans les exemples de programme, on teste l'égalité entre selection et "00" ou "01" ... qui sont des vecteurs de std_logic par définition (pour rappel, les constantes de vecteurs se notent entre " " et les constantes de grandeurs scalaires (std_logic) se notent entre ' ').
      Cordialement,
      Eric

    • @thierrycalvet7928
      @thierrycalvet7928 Před 4 lety

      @@EricPeronnin
      Merci pour votre réponse. Vos vidéos m'aident énormément.

  • @jaouadansar6200
    @jaouadansar6200 Před 4 lety

    surtout si je peux aprofitter le jtag de cette carte pour faire le test d une autre carte merci de me repondre voila mon email et je veus demande monsieur ton email svp et merci

  • @y_x2
    @y_x2 Před 4 měsíci

    Les idioties du VHDL sont montrées ici.